ЖУРНАЛ СТА 4/2011
быть использованы в качестве генера- торов тестовых сигналов и для сбора цифровых данных (рис. 15). Платы вы- пускаются в двух версиях: однослото- вой (M2i.721x, MC.721x, MX.7210) и более мощной, занимающей место двух слотов (M2i.722x; MC.722x; MX.722x). В табл. 3 приведены основ- ные характеристики плат этих серий. Установленная на плате память большой ёмкости, работающая в режи- ме быстродействующего FIFO, позво- ляет принимать и выдавать значитель- ные по объёму потоки данных. Имею- щийся на платах специальный узел временнo ' й синхронизации делает воз- можной минимизацию фазовых откло- нений между внутренними и внешни- ми сигналами. Основные режимы, в которых рабо- тают платы дискретного ввода/вывода, в большинстве своём функционально повторяют описанные ранее режимы плат ЦАП и генераторов сигналов про- извольной формы с той лишь разни- цей, что вместо аналоговых данных на входе и выходе будут присутствовать дискретные импульсные сигналы. Ограничимся перечислением названий возможных для плат дискретного вво- да/вывода режимов: однократное фор- мирование выходного сигнала, оди- ночный перезапуск, повторение вы- ходного сигнала, воспроизведение сиг- нала из FIFO, многократное воспроиз- ведение, воспроизведение по стробиру- ющему сигналу, программируемые смещение и амплитуда. Однако два описываемых далее ре- жима имеют свойства, присущие толь- ко платам дискретных сигналов. Режим Pattern Trigger – запуск по определённому логическому сигналу На всех платах дискретного ввода/ вывода реализованы многочисленные возможности по синхронизации и запуску. Для каждого дискретного канала ввода режим Pattern Trigger индивидуально определяет соответ- ствующий импульс и его ожидаемый уровень либо устанавливает состоя- ние канала как безразличное. В ком- бинации со счётчиком импульсов за- данной длительности и функцией фиксации фронта режим Pattern Trig- ger может быть использован для обна- ружения большого числа запускаю- щих событий. Программируемые уровни выходного сигнала Одной из ключевых особенностей генераторов тестовых сигналов серии M2i.71xx является большое количество различных логических уровней, кото- рые возможно запрограммировать на плате. Низкий и высокий уровни вы- ходного тестового сигнала можно уста- новить в диапазоне от –2 до +10 В, тем самым перекрывая практически все доступные логические уровни, свойст- венные ECL, PECL, TTL, LVDS, LVTTL, CMOS и LVCMOS. Уровни генерируются 16-разрядным цифро-аналоговым преобразователем. Каждая пара логических уровней для своего формирования требует участия двух ЦАП. Так, восемь ЦАП, имею- щихся в наличии на одной 16-разряд- ной плате, позволяют запрограммиро- вать четыре группы выходных сигна- лов. Платы 6U CompactPCI и 3U PXI Стандарт CompactPCI использует хорошо зарекомендовавшую себя вы- сокопрочную конструкцию, основан- ную на 19" технологии, и огромные возможности существующего про- 32 СТА 4/2011 ОБ ЗОР / АППА РАТ НЫЕ С Р Е ДС Т В А www.cta.ru Таблица 3 Основные характеристики цифровых плат и генераторов тестовых сигналов Серия M2i.70xx M2i.72xx MC/MX.70xx MC/MX.72xx Тип шины PCI/PCI-X, PCIe cPCI/PXI Тип сигнала TTL Образцовый с программируемым уровнем TTL Образцовый с программируемым уровнем Частота обновления 60M…125M выборка/с 5M…40M выборка/с 60M…125M выборка/с 5M…40M выборка/с Количество цифровых каналов ввода/вывода 16–64, программируемые на ввод или вывод 1–32 16–64, программируемые на ввод или вывод 16–32 Уровни входного сигнала Низкий 0,8 В, высокий 2 В — Низкий 0,8 В, высокий 2 В — Входное сопротивление 110 Ом, 50 кОм (15 пФ) — 110 Ом, 50 кОм (15 пФ) — Уровни выходного сигнала Низкий 0,2 В, высокий 2,8 В 2…+10 В с шагом ±10 мВ Низкий 0,2 В, высокий 2,8 В 2…+10 В с шагом ±10 мВ Максимальный выходной ток Низкий 64 мА, высокий –32 мА 500 мА Низкий 64 мА, высокий –32 мА 500 мА Выходное сопротивление 7 Ом 80 Ом 7 Ом 80 Ом Встроенная память 256 Мбайт, расширяемая до 4 Гбайт 16 Мбайт, расширяемая до 512 Мбайт Рис. 15. Платы дискретного ввода/вывода, генераторы тестовых сигналов © СТА-ПРЕСС
Made with FlippingBook
RkJQdWJsaXNoZXIy MTQ4NjUy